中校
- 注册时间
- 2020-6-12
- 金币
- 6427 个
- 威望
- 2 个
- 荣誉
- 1 个
累计签到:742 天 连续签到:4 天 [LV.1095]铁杆粉丝
|
9FGV1004C240NBGI是一款PhiClock可编程时钟发生器。该器件提供2个整数相关频率各1个副本、2个小数或扩频频率副本以及2个晶振参考输入副本。两个选择引脚支持所需配置的硬件选择,或者两个I C位支持所需配置的软件选择。在I2C模式下工作时,用户可以将四种OTP配置中的任意一种配置为默认配置。有四个唯一的I C地址可用,允许轻松地对多个元件进行I C访问。
此外,9FGV1004C240NBGI还具有以下特性:
符合PCIe gen 1–4标准
156.25 MHz(12 khz–20 MHz)时的267fs RMS典型相位抖动
4个可编程输出对加上2个LVCMOS REF输出
每个配置2个整数和1个小数或扩频输出
1 MHz–325 MHz整数输出(LVDS或LP-HCSL)
1 MHz–200 MHz整数输出(LVCMOS
1.8V至3.3V内核VDD
每个可编程输出对独立的1.8V至3.3V VDDO
支持HCSL、LVDS和LVCMOS I/O标准
支持交流耦合LVPECL和CML逻辑–参见AN-891
4 × 4 mm 24-VFQFPN封装,集成50MHz晶振选项
典型应用
▪ 高性能计算 (HPC)
▪ eSSD 固态硬盘
▪ 10G/25G/100G 以太网
▪ 光纤模块
▪ 数据中心加速器
9FGV1008BQ500LTGI是一款PhiClock™ 系列可编程时钟发生器,专为PCIe等低相位噪声扩频应用设计。主要特性如下:
符合PCIe Gen1–4标准
156.25 MHz(12 khz–20 MHz)时的224fs RMS典型相位抖动
2个可编程输出对加1个LVCMOS REF输出
每个配置1个整数和1个小数或扩频输出
1 MHz–325 MHz整数输出(LVDS或LP-HCSL)
1 MHz–200 MHz整数输出(LVCMOS)
1.8V至3.3V内核VDD
每个可编程输出对独立的1.8V至3.3V VDDO
支持HCSL、LVDS和LVCMOS I/O标准
支持交流耦合LVPECL和CML逻辑–参见AN-891
3×3mm 16 LGA封装,集成50MHz晶振选项
典型应用
▪ 高性能计算 (HPC)
▪ eSSD 固态硬盘
▪ 10G/25G/100G 以太网
▪ 光纤模块
▪ 数据中心加速器
明佳达电子(供求)9FGV1004C240NBGI 9FGV1008BQ500LTGI可编程时钟发生器
|
|